Course Image

Designer SI 기본교육

소개

본 교육은 Designer SI 를 이용한 PCB 해석 기본 과정입니다. 
Designer  SI 기본 과정은 High performance SI/PI SI에 대해 실습합니다. Designer SI는 ANSYS의 회로 및  시스템 을 통괄하는 해석 플렛폼으로 ANSYS의 2D, 3D 모델을 이용한 Field solver에서 추출해낸 Spice 및 S-parameter를 이용하여 Signal Integrity 관련 해석을 손쉽게 진행 할 수 있습니다. 특히 매우 많은 비트의 데이터 입력시의 Eye 패턴 해석을 고속으로 진행할 수 있는 QuickEye 기능과 통계적 Eye 해석 수법인 Statistical Eye를 이용하여 비트에러 레이트(BER)을 값을 나타내어 주는 VeriEye 기능을 예제를 통하여 익힐 수 있습니다. 이러한 해석은 가상의 계측기를 이용하는 것처럼 , 빠르고 편리하게 사용자가 원하는 특성해석을 진행할 수 있도록 해줍니다. SIwave 과정은 SIwave를 이용한 기본적인 PCB 분석 및 PCB 모델링 방법을 실습합니다.

본 교육에서는 주로 PCB 해석이 필요한 필요한 관련 종사자 및 대학원생을 대상으로 기본적인 Transient 회로 해석부터 Full-channel 회로 해석까지를 Designer SI 회로해석 기능을 이용하여 실습하고, 관련된 자료를 제공합니다. (예제는 Designer SI 와 SIwaveI를 병행하여 실습하므로 Designer SI/SIwave 2일 과정의 교육을 모두 받으시기를 권장합니다.)

대상:

  • Designer SI, SIwave, HFSS, Q3D/2D Extravtor 사용자
  • PCB 해석엔지니어(SI,PI,EMI,EMC,ESD), 회로설계엔지니어 등

참고:

  • 교재/중식 제공되며, 주차권은 지원되지 않습니다. (1일 48,000원)
  • 사전등록을 하지 않으시면 교육에 참석할 수 없습니다.
Agenda SUBSCRIBE TODAY  

Agenda :

1일차

  • ANSYS Designer SI Overview
  • Linear Analysis 예제 실습 (Low pass filter실습예제)
      - Ansoft Designer Desktop GUI 및 / Schematic 사용법을 익히고 Component/ Symbol/ Sub-circuit 구성 및 parametric/tuning 방법 실습
  • Designer SI Transient 해석 (TDR 실습 예제)
      - TDR 해석을 HFSS 3D 모델을 link하여 해석
      - 계측기 만큼의 정확한 TDR 결과 실습
  • Designer SI EYE해석 (QuickEye, VeriEye 실습 예제)
      - IBIS 모델과 SPICE 모델을 이용한 EYE 해석을 실습
      - Jitter Noise 에 따른 QuickEye, VeriEye 해석 실습
  • Designer SI를 이용한 Co-simulation 해석 실습
      - EM Planar 를 이용한 선로모델, HFSS를 이용한 Via 모델, Q2D를 이용한 선로 모델들로 연결되어진 Full Channel의 NEXT, FEXT 등의 특성에 대한 해석 실습
  • Designer SI, SIwave Push excitation 예제 실습
      - Designer SI에서 만들어진 Digital 신호를 SIwave 보드상에 자동으로 FFT 변환하여 인가 (Push excitation 기능)
      - SIwave 상에서 인가된 spectrum source 신호에 의한 Near field, 및 Far field 특성을 분석
      - Radiated Emission plot 분석
2일차
  • IBIS Model의 이해
      - SI 해석에 필수적인IBIS 모델 구조 설명
  • SSN(Simultaneous Switching Noise) Analysis 실습 
      - SIwave에서 해석된 Board를 이용한 PCB 모델에 SSN 특성 해석에 대한 실습
  • 2D Extractor
      - 2D 모델에 대한 등가모델을 이용하여SI 해석 실습
  • IBIS AMI Analysis 실습
      - High speed 회로 구성에 필수적인 IBIS AMI 모델을 이용한 해석 실습
Filter By Country :
Date/Time Duration Event Type Location Language Cost
2018년 10월 30일
10:00 - 17:00   KST (GMT +9)
2018년 10월 30일 2일
Oct 30-31
Live Seoul , South Korea Korean 600,000   KRW REGISTER  ›
2018년 11월 1일
09:30 - 16:30   CST (GMT +8)
2018년 11월 1일 1 day
Nov 01
Live Hsinchu , Taiwan China Chinese 600   USD REGISTER  ›
2019년 1월 31일
09:30 - 16:30   CST (GMT +8)
2019년 1월 31일 1 day
Jan 31
Live Taipei , Taiwan China Chinese 600   USD REGISTER  ›

문의 및 자료 요청은 아래 버튼을 클릭하시기 바랍니다. 

문의하기
Contact Us
문의하기